CY8C4125LQI-483
发布时间:2018/6/8
概述
PSoC是一个可扩展和可重配置的平台架构,是一个包含ARM?Cortex?-M0 CPU的混合信号可编程嵌入式系统控制器。通过灵活自动布线资源,它将可编程及可重新配置的模拟模块与数字模块相结合。基于此平台的PSoC 4100系列集成了ARM微控制器,高灵活性可编程数组资源,高性能模数转换,支持比较模式的运算放大器,以及标准通信和定时外设。针对新应用和设计方面的要求,PSoC 4100产品与PSoC 4平台系列产品将会完全向上兼容。可编程模拟和数字子系统支持灵活的现场修改调试。
性能
32位MCU子系统
带有单周期乘法器的24MHz ARM Cortex-M0 CPU
高达32KB的支持读取加速器的闪存
容量达4kB的SRAM
32位MCU子系统
带有单周期乘法器的24MHz ARM Cortex-M0 CPU
高达32KB的支持读取加速器的闪存
容量达4kB的SRAM
可编程模拟
两个运算放大器支持可重新配置的外部强驱动、高带宽内部驱动器、比较器模式和ADC输入缓冲功能
12位806Ksps的SAR ADC包括差分、单端模式和具有硬件求平均功能的通道序列发生器
两个电流DAC(IDAC),用于通用目的或电容式感应应用场合
在深度睡眠模式下可操作的两个低功耗比较器
两个运算放大器支持可重新配置的外部强驱动、高带宽内部驱动器、比较器模式和ADC输入缓冲功能
12位806Ksps的SAR ADC包括差分、单端模式和具有硬件求平均功能的通道序列发生器
两个电流DAC(IDAC),用于通用目的或电容式感应应用场合
在深度睡眠模式下可操作的两个低功耗比较器
低功耗操作(1.71 V-5.5 V)
支持GPIO引脚唤醒的20nA停止模式
支持休眠和深度睡眠模式以实现唤醒时间与功耗之间的权衡
支持GPIO引脚唤醒的20nA停止模式
支持休眠和深度睡眠模式以实现唤醒时间与功耗之间的权衡
电容式感应
赛普拉斯的 CapSense Sigma-Delta 触摸模块提供了一流的SNR (>5:1)和防水性能
通过赛普拉斯提供的软件组件可以更容易地实现电容式感应设计
支持自动调校 (SmartSense?)
赛普拉斯的 CapSense Sigma-Delta 触摸模块提供了一流的SNR (>5:1)和防水性能
通过赛普拉斯提供的软件组件可以更容易地实现电容式感应设计
支持自动调校 (SmartSense?)
段码LCD驱动
所有引脚上都支持LCD驱动(Com或Seg驱动)
在深度睡眠模式下可运行
所有引脚上都支持LCD驱动(Com或Seg驱动)
在深度睡眠模式下可运行
串行通信
两个运行独立且可重新配置的串行通信模块(SCB)包含可重新配置I2C、SPI或UART功能
两个运行独立且可重新配置的串行通信模块(SCB)包含可重新配置I2C、SPI或UART功能
定时和脉冲宽度调制器
四个 16 位定时器、计数器、脉冲宽度调制器(TCPWM)模块
支持中心对齐模式、边缘模式和伪随机模式
基于硬件比较器的Kill信号,适用于电器驱动和其它高可靠性数字逻辑的应用
四个 16 位定时器、计数器、脉冲宽度调制器(TCPWM)模块
支持中心对齐模式、边缘模式和伪随机模式
基于硬件比较器的Kill信号,适用于电器驱动和其它高可靠性数字逻辑的应用
多达36个可编程的GPIO
任何GPIO引脚可用作CapSense、LCD、模拟或数字引脚
可编程驱动模式、强度和输出摆率
任何GPIO引脚可用作CapSense、LCD、模拟或数字引脚
可编程驱动模式、强度和输出摆率
五种不同的封装
48-TQFP、44-TQFP、40-QFN、35-WLCSP和28-SSOP封装
35-WLCSP封装出厂时内置了I2C Bootloader功能
48-TQFP、44-TQFP、40-QFN、35-WLCSP和28-SSOP封装
35-WLCSP封装出厂时内置了I2C Bootloader功能
PSoC Creator 设计环境
集成开发环境(IDE)提供了原理图设计输入和编译(包括模拟和数字自动布线)
应用编程接口(API组件)可用于所有固定功能和可编程的外设
工业标准工具的兼容性
输入原理图后,可以使用基于ARM的标准软件开发工具进行开发
应用编程接口(API组件)可用于所有固定功能和可编程的外设
工业标准工具的兼容性
输入原理图后,可以使用基于ARM的标准软件开发工具进行开发