- AD7237ABRZ发布日期:2019/3/2 点击:117
概述 AD7237A/AD7247A分别是业界标准产品AD7237/AD7247的增强型版本,具体改进包括:采用12 V至15 V电源供电、接口时间更快、基准电压随VDD 的波动性能更佳,以及建立时间更快。 AD7237A/AD7247A均为完整的双通道、12位、电压输出数模转换器,在CMOS单芯片上集成了输出放大器和齐纳基准电压源,无需用户进行外部调整便可实现全部额定性能。 两款器件均与微处理器..
查看详情 - AD7237AARZ发布日期:2019/3/2 点击:99
概述 AD7237A/AD7247A分别是业界标准产品AD7237/AD7247的增强型版本,具体改进包括:采用12 V至15 V电源供电、接口时间更快、基准电压随VDD 的波动性能更佳,以及建立时间更快。 AD7237A/AD7247A均为完整的双通道、12位、电压输出数模转换器,在CMOS单芯片上集成了输出放大器和齐纳基准电压源,无需用户进行外部调整便可实现全部额定性能。 两款器件均与微处理器..
查看详情 - AD7228ACPZ发布日期:2019/3/2 点击:100
概述 AD7228A内置八个8位电压模式数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 8个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5 V)兼容输入端口传输至数据锁存器。当WR变为低电平时,地址输入A0、A1与A2可确定数据载入哪一个锁存器。控制逻辑与大多数8位微处理器速度兼容。 采用双电源、输入基准电压为+2 V至..
查看详情 - AD7228ACNZ发布日期:2019/3/2 点击:99
概述 AD7228A内置八个8位电压模式数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 8个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5 V)兼容输入端口传输至数据锁存器。当WR变为低电平时,地址输入A0、A1与A2可确定数据载入哪一个锁存器。控制逻辑与大多数8位微处理器速度兼容。 采用双电源、输入基准电压为+2 V至..
查看详情 - AD7228ABRZ发布日期:2019/3/2 点击:110
概述 AD7228A内置八个8位电压模式数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 8个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5 V)兼容输入端口传输至数据锁存器。当WR变为低电平时,地址输入A0、A1与A2可确定数据载入哪一个锁存器。控制逻辑与大多数8位微处理器速度兼容。 采用双电源、输入基准电压为+2 V至..
查看详情 - AD7228ABPZ发布日期:2019/3/2 点击:116
概述 AD7228A内置八个8位电压模式数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 8个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5 V)兼容输入端口传输至数据锁存器。当WR变为低电平时,地址输入A0、A1与A2可确定数据载入哪一个锁存器。控制逻辑与大多数8位微处理器速度兼容。 采用双电源、输入基准电压为+2 V至..
查看详情 - AD7228ABNZ发布日期:2019/3/2 点击:99
概述 AD7228A内置八个8位电压模式数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 8个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5 V)兼容输入端口传输至数据锁存器。当WR变为低电平时,地址输入A0、A1与A2可确定数据载入哪一个锁存器。控制逻辑与大多数8位微处理器速度兼容。 采用双电源、输入基准电压为+2 V至..
查看详情 - AD7226KRZ-REEL发布日期:2019/3/2 点击:95
概述 AD7226内置四个8位电压输出数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 4个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5V)兼容输入端口传输至其中一个数据锁存器。当WR变为低电平时,控制输入A0和A1决定数据载入哪一个DAC。控制逻辑与大多数8位微处理器速度兼容。 每个DAC都包括一个输出缓冲放大器,能够..
查看详情 - AD7226BRSZ发布日期:2019/3/2 点击:113
概述 AD7226内置四个8位电压输出数模转换器,单芯片上集成输出缓冲放大器和接口逻辑。无需外部调整便可实现器件的全部额定性能。 4个数模转换器各自均有单独的片内锁存器。数据通过一个共用的8位TTL/CMOS (5V)兼容输入端口传输至其中一个数据锁存器。当WR变为低电平时,控制输入A0和A1决定数据载入哪一个DAC。控制逻辑与大多数8位微处理器速度兼容。 每个DAC都包括一个输出缓冲放大器,能够..
查看详情