元器件百科

  • 新闻封面图
    ADCLK944BCPZ-R2
    发布日期:2019/3/14 点击:158

    概述 ADCLK944是一款超快型时钟扇出缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。这款器件设计用于要求低抖动性能的高速应用。 该器件具有一路配中心抽头、差分、100 Ω片内端接电阻的差分输入,支持直流耦合LVPECL、CML、3.3 V CMOS(单端)输入和交流耦合1.8 V CMOS、LVDS、LVPECL输入。 VREF 引脚可用来为交流耦合输入提供偏置。 AD..

    查看详情
  • 新闻封面图
    ADCLK925BCPZ-WP
    发布日期:2019/3/14 点击:172

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置至正电源,将VEE 偏置至接地。对于NECL(负E..

    查看详情
  • 新闻封面图
    ADCLK925BCPZ-R7
    发布日期:2019/3/14 点击:165

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置至正电源,将VEE 偏置至接地。对于NECL(负E..

    查看详情
  • 新闻封面图
    ADCLK925BCPZ-R2
    发布日期:2019/3/14 点击:135

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置至正电源,将VEE 偏置至接地。对于NECL(负E..

    查看详情
  • 新闻封面图
    ADCLK914BCPZ-WP
    发布日期:2019/3/14 点击:171

    概述 ADCLK914是一款采用ADI公司专利的互补双极性(XFCB-3)硅锗(SiGe)工艺技术制造的超快型时钟/数据缓冲器。ADCLK914具备高压差分信号(HVDS)输出,适合用于驱动ADI最新的高速数模转换器(DAC)。ADCLK914具备单个差分开集输出。 ADCLK914缓冲器的工作频率高达7.5 GHz,其传播延迟为160 ps,仅增加110 fs的随机抖动(RJ)。 输入具有100..

    查看详情
  • 新闻封面图
    ADCLK914BCPZ-R7
    发布日期:2019/3/14 点击:143

    概述 ADCLK914是一款采用ADI公司专利的互补双极性(XFCB-3)硅锗(SiGe)工艺技术制造的超快型时钟/数据缓冲器。ADCLK914具备高压差分信号(HVDS)输出,适合用于驱动ADI最新的高速数模转换器(DAC)。ADCLK914具备单个差分开集输出。 ADCLK914缓冲器的工作频率高达7.5 GHz,其传播延迟为160 ps,仅增加110 fs的随机抖动(RJ)。 输入具有100..

    查看详情
  • 新闻封面图
    ADCLK914BCPZ-R2
    发布日期:2019/3/14 点击:141

    概述 ADCLK914是一款采用ADI公司专利的互补双极性(XFCB-3)硅锗(SiGe)工艺技术制造的超快型时钟/数据缓冲器。ADCLK914具备高压差分信号(HVDS)输出,适合用于驱动ADI最新的高速数模转换器(DAC)。ADCLK914具备单个差分开集输出。 ADCLK914缓冲器的工作频率高达7.5 GHz,其传播延迟为160 ps,仅增加110 fs的随机抖动(RJ)。 输入具有100..

    查看详情
  • 新闻封面图
    ADCLK907BCPZ-R2
    发布日期:2019/3/14 点击:154

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,VCC偏置至正电源,VEE偏置至接地。对于NECL(负ECL)..

    查看详情
  • 新闻封面图
    ADCLK905BCPZ-WP
    发布日期:2019/3/14 点击:148

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置到正电源,VEE 偏置至接地。对于NECL(负EC..

    查看详情
  • 新闻封面图
    ADCLK905BCPZ-R7
    发布日期:2019/3/14 点击:153

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置到正电源,VEE 偏置至接地。对于NECL(负EC..

    查看详情
  • 新闻封面图
    ADCLK905BCPZ-R2
    发布日期:2019/3/14 点击:162

    概述 ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。 ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置到正电源,VEE 偏置至接地。对于NECL(负EC..

    查看详情
  • 新闻封面图
    ADCLK854BCPZ-REEL7
    发布日期:2019/3/14 点击:157

    概述 ADCLK854是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz LVDS/CMOS扇出缓冲器。可配置为12 LVDS至24 CMOS输出,包括LVDS和CMOS输出的组合。三条控制线路用于确定固定模块输出(三组,每组三个)是LVDS输出还是CMOS输出。 ADCLK854具有两个可选的输入以及睡眠模式特性。IN_SEL引脚状态确定哪个输入扇出至所有的输出。SLEEP引脚使能睡眠..

    查看详情
  • 新闻封面图
    ADCLK854BCPZ
    发布日期:2019/3/14 点击:168

    概述 ADCLK854是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz LVDS/CMOS扇出缓冲器。可配置为12 LVDS至24 CMOS输出,包括LVDS和CMOS输出的组合。三条控制线路用于确定固定模块输出(三组,每组三个)是LVDS输出还是CMOS输出。 ADCLK854具有两个可选的输入以及睡眠模式特性。IN_SEL引脚状态确定哪个输入扇出至所有的输出。SLEEP引脚使能睡眠..

    查看详情
  • 新闻封面图
    ADCLK846BCPZ-REEL7
    发布日期:2019/3/14 点击:184

    概述 ADCLK846是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz、LVDS/CMOS、扇出缓冲器。可配置范围为6 LVDS至12 CMOS输出,包括LVDS和CMOS输出的组合。两条控制线路用于确定固定模块输出是LVDS输出还是CMOS输出。 时钟输入接受各种单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。 表8提供用于各类连接的接口选项。SLEEP引..

    查看详情
  • 新闻封面图
    ADCLK846BCPZ
    发布日期:2019/3/14 点击:194

    概述 ADCLK846是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz、LVDS/CMOS、扇出缓冲器。可配置范围为6 LVDS至12 CMOS输出,包括LVDS和CMOS输出的组合。两条控制线路用于确定固定模块输出是LVDS输出还是CMOS输出。 时钟输入接受各种单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。 表8提供用于各类连接的接口选项。SLEEP引..

    查看详情
  • 新闻封面图
    AD9515BCPZ-REEL7
    发布日期:2019/3/14 点击:157

    概述 AD9515是一款两路输出时钟分配IC,具有低抖动和低相位噪声特性,有助于实现最佳数据转换器性能。这款器件也适合相位噪声和抖动要求严格的其它应用。 它提供两路独立的时钟输出,一路输出为LVPECL,另一路输出可以设置为LVDS或CMOS电平。LVPECL输出工作频率为1.6 GHz。另一路输出在LVDS模式下的工作频率为800 MHz,在CMOS模式下的工作频率为250 MHz。 每路输出都..

    查看详情
  • 新闻封面图
    AD9514BCPZ
    发布日期:2019/3/14 点击:172

    概述 AD9514是一款多路输出时钟分配IC,具有低抖动和低相位噪声特性,有助于实现最佳数据转换器性能。这款器件也适合相位噪声和抖动要求严格的其它应用。 它提供3路独立的时钟输出,其中2路为LVPECL,第3路输出可设置为LVDS或CMOS电平。LVPECL输出的工作频率可达1.6 GHz,第3路输出的工作频率在LVDS模式下可达800 MHz,在CMOS模式下可达250 MHz。 每路输出都具有..

    查看详情
  • 新闻封面图
    AD9513BCPZ-REEL7
    发布日期:2019/3/14 点击:187

    概述 AD9513是一款三路输出时钟分配IC,其低抖动和低相位噪声特性能够实现最佳的数据转换器性能。这款器件也适合于对相位噪声和抖动有严格要求的其它应用。 三路独立的时钟输出可被设置为LVDS或CMOS电平。在LVDS模式下,输出工作在800 MHz;在CMOS模式下,输出工作在250 MHz。 每路输出都具有可编程的分频器,可设置1~32的整数分频比。一路时钟输出相对于其它时钟输出的相位可通过分..

    查看详情
  • 新闻封面图
    AD9513BCPZ
    发布日期:2019/3/14 点击:176

    概述 AD9513是一款三路输出时钟分配IC,其低抖动和低相位噪声特性能够实现最佳的数据转换器性能。这款器件也适合于对相位噪声和抖动有严格要求的其它应用。 三路独立的时钟输出可被设置为LVDS或CMOS电平。在LVDS模式下,输出工作在800 MHz;在CMOS模式下,输出工作在250 MHz。 每路输出都具有可编程的分频器,可设置1~32的整数分频比。一路时钟输出相对于其它时钟输出的相位可通过分..

    查看详情
  • 新闻封面图
    AD9512BCPZ
    发布日期:2019/3/14 点击:167

    概述 AD9512提供多路输出时钟分配功能,输入信号最高可达1.6 GHz。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。 3路独立的LVPECL时钟输出和2路LVDS时钟输出工作频率分别为1.2 GHz和800 MHz。可选的CMOS时钟输出工作频率为250 MHz。每路输出都有一个可编程分频器,可以旁路该分频器或者设置最高32的整数分频比。 用户可以通过各分频器改变一路时钟..

    查看详情